Sabtu, 08 Juli 2023

 Laporan Akhir Modul 4 (Percobaan 1)




1. Jurnal
[Kembali]



2. Alat dan Bahan [Kembali]

  1. Panel DL 2203C 
  2.  Panel DL 2203D 
  3.  Panel DL 2203S 
  4.  Jumper
Gambar 1.1 Module D'Lorenzo

Gambar 1.2 Jumper
3. Rangkaian Simulasi [Kembali]



4. Prinsip Kerja Rangkaian [Kembali]
   Pada percobaan 1 ini adalah rangkaian Serial in-serial out, Serial in-paralel out, paralel in-serial out, paralel in-paralel out shift register dengan kapasitas 4 bit, dirangkaian ini menggunakan 4 buah J-K flip flop yang terhubung denga 7 buah switch, Pada Flip Flop 1, kaki S terhubung ke B6', kaki J terhubung ke Q flip flop kedua, kaki K terhubung ke Q' flip flop kedua, kaki C terhubung ke output gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H7. Pada Flip Flop 2, kaki S terhubung ke B5', kaki J terhubung ke Q flip flop ketiga, kaki K terhubung ke Q' flip flop ketiga, kaki C terhubung ke output gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H6. Pada Flip Flop 3, kaki S terhubung ke B4', kaki J terhubung ke Q flip flop keempat, kaki K terhubung ke Q' flip flop keempat, kaki C terhubung ke output gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H5. Sedangkan untuk Flip Flop 4, kaki S terhubung ke B3', kaki J terhubung ke B1, kaki K terhubung ke B1', kaki C terhubung ke output gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H4. Input dari kaki AND terhubung pada B2 dan clk.

    Jadi untuk switch B0 sampai B6 itu akan kita variasikan sesuai dengan kondisi yang ada pada jurnal sehingga dapat kita tentukan apakah kondisinya bersifat SISO, SIPO, PISO, atau PIPO. Pada percobaan kami mendapatkan hasil output pada setiap kondisi yang telah dijelaskan dalam jurnal. Berdasarkan hasil tersebut, kondisi pertama dapat disebut sebagai SISO (Serial In, Serial Out), karena input dan output mengalami pergeseran satu per satu secara bergantian. Kondisi kedua dapat disebut sebagai SIPO (Serial In, Parallel Out), karena input masuk satu per satu secara bergantian, namun outputnya keluar secara serentak. Kondisi ketiga dapat disebut sebagai PISO (Parallel In, Serial Out), karena input masuk secara serentak, namun outputnya keluar satu per satu secara bergantian. Dan kondisi keempat dapat disebut sebagai PIPO (Parallel In, Parallel Out), karena input dan output masuk secara bersamaan dan keluar secara bersamaan pula.


5. Video Simulasi [Kembali]






6. Analisa [Kembali]

percobaan 1
1. Analisa Output yang dihasilkan tiap tiap kondisi
jawab:
a. kondisi B1= X, B0 & B2 = 1, B3-B6 = 0
    pada kondisi ini untuk melihat data yang B3 akan diaktifkan untuk sementara agar data bisa masuk lalu kemudian dimatikan, setelah dimatikan dapat dilihat pergeseran dari LED yang aktif, dimana data awalnya masuk satu per satu dan terbaca kemudian bergeser dan keluar satu persatu atau terkirim, maka dikatakan untuk kondisi ini bersifat SISO

b. kondisi B1= X, B0 = ↓ , B2 = , B3-B6 = 0
    pada kondisi ini kita akan masukan data dengan mengaktifkan B3, setelah data masuk sebanyak 4 bit kemudian B0 akan kita matikan agar datanya keluar dan terkirim, dimana pada kondisi ini data itu awalnya masuk satu per satu dan kemudian saat saat B0 dimatikan data akan keluar bersamaan, maka dikatakan kondisi ini bersifat SIPO

c. kondisi B1= 0, B0 & B2 = 1, B3-B6 = X
    pada kondisi ini kita akan memasukan data dengan mengaktifkan B3 & B5 lalu saat semua data sudah terbaca kita matikan kembali B3&B5 sehingga nanti data akan keluar dan terkirim, jadi dalam kondisi ini saat B3 dan B5 aktif data itu akan masuk secara bersamaan dilihat dari LED H4-H7 yang aktif keempat-empatnya, saat semua data sudah terbaca kemudian kita matikan B3 dan B5 sehingga data akan keluar satu persatu dan terkirim, kondisi ini  bersifat PISO

d. kondisi B0= 1, B1 & B2 = 0, B3-B6 = X
    pada kondisi ini  memasukan data dengan mengaktifkan B3 & B5 lalu saat semua data sudah terbaca kita akan matikan B0  sehingga data akan keluar dan terkirim, jadi saat B3 dan B5 diaktifkan data yang masuk itu serentak dan terbaca kemudian saat B0 dimatikan data akan keluar juga secara serentak dan terkirim, kondisi ini bersifat PIPO

2. Jika gerbang And pada rangkaian di hapus, sumber clock dihubungkan langsung ke Flip flop, bandingkan output yang didapatkan.
jawab: 
    Dengan menghilangkan gerbang AND dan menghubungkan langsung kaki clk ke clock, kita peroleh bahwa shift register akan selalu melakukan pergeseran data. Hal ini bermanfaat dalam mengontrol input secara seri dan paralel, sehingga memudahkan untuk menentukan jenis shift register yang paling sesuai dengan keinginan 

3. Bagaimana input jalur serial pada rangkaian? 
jawab:
    Ketika Flip flop pertama diaktifkan. Output dari Flip flop pertama akan menjadi input untuk Flip flop berikutnya, dan pola ini berlanjut secara berurutan sehingga terjadilah jalur serial dimana data bisa kita masukan satu per satu

7. Link Download [Kembali]

Download Datasheet Gerbang AND klik disini
Download Datasheet Gerbang NOT klik disini
Download Datasheet JK Flip Flop 74111 klik disini
Download Datasheet Switch klik disini
Download Datasheet Logicprobe  klik
Download HTML klik disini
Download video percobaan klik disini



Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

Laporan Akhir Project M4

Laporan Akhir Demo Project [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. Percobaan   ...